в)* 40-рзрядними;
г) 64-рзрядними.
843.Зі скількох регістрів складається регістровий файл сигнального процесора із плавучою комою?
а) з 24-регістрів;
б)* з 28-регістрів;
в) з 32-регістрів;
г) з 56-регістрів.
844. Скільки 32-рзрядних індексних регістра має сигнального процесора із плавучою комою?
а) один;
б)* два;
в) вісім;
г) десять.
845.Що входить до складу регістрового файлу CPU сигнального процесора із плавучою комою?
Виберіть зайвий варіант відповіді.
а) регістр стану (ST);
б) регістр прапорців переривань (IF);
в)* регістр зсуву переривань (GE);
г) регістр масок переривань (IE).
846.З якою формою подання чисел не підтримує роботу CPU сигнального процесора із плавучою комою?
а)* дійсні числа у контрольному вигляді;
б) цілі числа зі знаком;
в) цілі числа без знаку;
г) числа у форматі з плавучою комою.
847.Скільи розрядів потрібно для подання чисел із плавучою комою в розширеному форматі сигнального процесора?
а) 32-рзряди;
б)* 40-рзрядів;
в) 52-рзряди;
г) 58-рзрядів.
848.чому дорівнює максимальне додатне число, у розширеному форматі подання чисел у сигнальному процесорі із плавучою комою?
а) 3,4028236683*1024;
б) 3,4028236683*1032;
в)* 3,4028236683*1038;
г) 3,4028236683*1042.
849.Які типи адресації використовують у CPU сигнального процесора із плавучою комою?
Виберіть зайву відповідь.
а) регістрова;
б) пряма;
в) непряма;
г)* перехідна.
850.Які режими адресацій використовуються у CPU сигнального процесора із плавучою комою?
а) триоперандний;
б) паралельний;
в) реверс ний;
г)циклічний;
д)* всі відповідні вірні.
851.Де має широке застосування реверсна адресація?
а)* реалізація алгоритмів швидкого перетворення Фур’є;
б) реалізація згортки;
в) реалізація кореляцій;
г) вибірка двох операторів, операцією з обраними операндами.
852.Що відноситься до зовнішніх переривань у контролері переривань сигнального процесора із плавучою комою?
а) що формується послідовними портами;
б) що формується таймером;
в) що формується контролером;
г)* що формується скиданням.
853.Якими методами досягається зменшення споживання струму у сигнальному процесорі із плавучою комою?
а)* зупином CPU або зменшенням у 16 разів тактової частоти МП;
б) зупином CPU або запуском додаткових генераторів;
в) відключення допоміжної пам’яті або зупином допоміжних генераторів;
г) зменшенням у 16 разів тактової частоти МП або зупин МИХ.
854.Як відбувається вихід сигнального процесора із плавучою комою із енергощадного режиму?
а) сигналом внутрішніх переривань;
б)* сигналом зовнішніх переривань;
в) сигналом мережевих переривань;
г) сигналом розгалуження.
855.Який загальний обсяг пам’яті TMS320С31?
а) 8 М * 16 слів;
б)* 16 М * 32 слів;
в) 16М * 16 слів;
г) 32М * 16 слів.
856.Який об’єм слів має кеш – пам’ять програм у TMS320С30?
а) 32 слів;
б)* 64 слів;
в) 128слів;
г) 512 слів.
857. Який об’єм RAM – пам’яті має МП TMS320С32?
а) 32 слів;
б) 64 слів;
в) 128слів;
г)* 512 слів.
858.У яких режимах може працювати МП TMS320С3x?
а)* мікропроцесорному і мікрокомп’ютерному;
б) мікропроцесорному і ощадноелектричному;
в) мікрокомп’ютерному або мультиплекс орному;
г) мікропроцесорному або мікрокомп’ютерному.
859.Яке призначення кеш – пам’ять у сигнальному процесорі із плавучою комою?
а) збереження даних програм;
б) збереження адрес команд;
в)* часто повторюваних наборів команд;
г) збереження часто повторюваних програм.
860.Який з керуючих сигналів не відноситься до зовнішньої пам’яті сигнального процесора із плавучою комою?
а) сигнал читання / запис (R/m);
б) сигнал готовності (RDY);
в) сигнал захоплення основної шини (HOLD);
г)* сигнал запину проходження по основній шині (DOLD).
861.Для того щоб забезпечити максимальну швидкодію процесора, тобто без тактів очікування, будь-який пристрій, що підключається до сигнального мікропроцесору із плавучою комою, має мати час вибірки?
а) 5 нс;
б) 10 нс;
в) 15 нс;
г)* 25 нс.
862. Для того щоб забезпечити максимальну швидкодію процесора, тобто без тактів очікування, будь-який пристрій, що підключається до сигнального мікропроцесору TMS320С3x має мати час вибірки 25нс і тактову частоту...?
а) 24 МГц;
б)* 33 МГц;
в) 42 МГц;
г) 48 МГц.
863.Яка можливість передбачена, для формування внутрішнього сигналу готовності в МП TMS320С3x за логічною схемою І або логічного блоку АБО?
а)* можливість об’єднання сигналу від внутрішнього генератора тактів очікування і зовнішнього сигналу RDY;
б) можливість об’єднання сигналу від внутрішнього генератора і зовнішнього тактового генератора GRD;
в) можливість об’єднання вхідного і вихідного сигналів;
г) можливість об’єднання сигналу тактового генератора і сигналу адреси команд.
864.Яка тривалість циклу читання зовнішньої пам’яті, по зовнішніх шинах у МП TMS320С3x?
а)* 1 такт;
б) 2 такти;
в) 3 такти;
г) 4 такти.
865. Яка тривалість циклів читання / запис пристроїв введення-виведення на додатковій шині у МП TMS320С3x, без тактів очікування?
а) 1 такт;
б)* 2 такти;
в) 3 такти;
г) 4 такти.
866.Яке призначення контролера ПДП у сигнальному процесорі із плавучою комою?
а)* пересилання даних усередині адресного простору пам’яті і пристроїв введення-виведення без участі CPY;
б) зменшує кількість звертань до зовнішньої пам’яті;
в) обробка зовнішніх, внутрішніх та програмних переривань;
г) повнодублекатний зв’язок між двома МП.
867.Коли завершується пересилання даних, під керуванням контролера ПДП у сигнальному процесорі із плавучою комою?
а) після виконання операції читання;
б) після виконання операції запису;
в)* після виконання операції читання і запису;
г) після надходження імпульсу від вбудованого генератора до контролера ПДП.
868.Які регістри керують роботою контролера ПДП у сигнальному процесорі із плавучою комою?
Виберіть зайвий варіант.
а) загального керування;
б) адреси джерел;
в) регістри лічильника пересилань;
г)* регістр адресних команд.
869.Для чого використовується таймер Т/С у сигнальному процесорі із плавучою комою?
а)* для генерації сигналів;
б) для підрахунку імпульсів;
в) для кодування вихідного сигналу;
г) для спадного відліку між командами.
870.Призначення послідовного порту (SP) у сигнальному процесорі із плавучою комою?
а)* можливість організувати повнодублетний зв’язок між МП;
б) швидка передача даних на малих частотах;
в) пересилання програмного коду із зовнішньої недорогої пам’яті (EPROM) чи через послідовний порт із зазначеною адресою;
г) пересилання даних усередині адресного простору пам’яті.
871.Призначення блока послідовного завантаження (BL) у сигнальному процесорі із плавучою комою?
а) можливість організації повнодублекатного зв’язку між МП;
б) швидка передача даних на малих частотах;
в)* пересилання програмного коду із зовнішньої недорогої пам’яті (EPROM) через послідовний порт із зазначеною адресою;
г) пересилання даних усередині адресного простору пам’яті.
872.Скільки ліній передачі даних в одному напрямі має послідовний порт (SP) у сигнальному процесорі із плавучою комою?
а) один;
б) два;
в)* три;
г) шість.
873.Скількох розрядний максимальний формат передачі у послідовному порту (SP) у сигнальному процесорі із плавучою комою?
а) 8-рзрядними;
б) 16-рзрядними;
в) 24-рзрядними;
г)* 32-рзрядними.
874.У якому мінімальному розрядному форматі передачі відбувається завантаження із зовнішньої пам’яті по блоку початкового завантаження (BL) у сигнальному процесорі із плавучою комою?
а) 4-рзрядному;
б)* 8-рзрядному;
в) 16-розрядному;
г) 32-рзрядному.
875.Чим переважно різняться між собою BIC сім’ї TMS320С3x?
а) кількістю таймерів (Т/С);
б)* кількістю послідовних портів;
в) кількістю контролерів ПДП;
г) кількістю CPU.
876.назвіть основні сфери застосування МП сім’ї TMS320С3xх?
Виберіть невірну сферу застосування.
а) цифрове аудіо;
б) 3-D графіка;
в) телекомунікаційні системи;
г)* радіокомунікаційні системи.
877.Яку максимальну пропускну здатність підсистеми введення-виведення Має процесор TMS320С40?
а) 254 Мбайт/с;
б)* 384 Мбайт/с;
в) 512 Мбайт/с;
г) 536 Мбайт/с.
878.Скільки високошвидкісних комунікаційних портів місить процесор TMS320С40?
а) два;
б) чотири;
в)* шість;
г) вісім.
879.Скільки каналів ПДП містить процесор TMS320С40?
а) два;
б) чотири;
в)* шість;
г) вісім.
880.Яку пропускну здатність має високошвидкісних комунікаційних порт процесора TMS320С40?
а)* 20 Мбайт/с;
б) 40 Мбайт/с;
в) 128 Мбайт/с;
г) 256 Мбайт/с.
881.Який об’єм кеш – пам’яті та блока початкового завантаження має процесор TMS320С40?
а) 64 слів;
б)* 128 слів;
в) 256 слів;
г) 512слів.
882.Чим різняться процесори TMS320LС40 від TMS320С40?
а)* низьким енергоспоживанням;
б) високим енергоспоживанням;
в) кількістю компараторів;
г) низькою продуктивністю.
883. Чим різняться процесори TMS320LС40 від TMS320С40?
а)* підвищеною продуктивністю;
б) високим енергоспоживанням;
в) кількістю компараторів;
г) низькою продуктивністю.
884. Чим різняться процесори TMS320LС40 від TMS320С40?
а)* більшою пропускною здатністю;
б) високим енергоспоживанням;
в) низькою пропускною здатністю;
г) низькою продуктивністю.
885.В якому році компанія Texas Instruments випустила процесор принципово нової архітектури – TMS320С80?
а) початок 1990р.;
б)* кінець 1994р.;
в) 1998р.;
г) початок 2000р..
886.Скільки повно функціональних процесорів поєднано в одній мікросхемі TMS320С80?
а) три;
б) чотири;
в)* п’ять;
г) шість.
887.Що не входить до складу МП TMS320С80?
а) відеоконтртролер (VC);
б) система контролю і налагодження – порт JTAG;
в) 50 кбайт SRAM;
г)* аудіо контролер.
888. Яку розрядність ПЗП має ВІС для серії РІС16Схх?
а)* від 12 до 14 біт;
б) 16біт;
в) від 16 до 24 біт;
г) 24біт.
889. Які два режими роботи передбачені у сигнальних процесорах типу TMS320xC5x?
а) мікроконтрольний та мікропроцесорний;
б) мікрокомандний та мікропроцесорний;
в) мікрокомп’ютерний та мікропроцесорний;
г) мікрокомп’ютерний та мікроємнісний;
890. Яке функціональне призначення має вивід Uss ВІС у РІС – контролері?
а)* загальний вивід (земля);
б) напруга живлення;
в) двонапрямлена лінія введення – виведення.
891. Яку кількість таймерів, має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а)* один;
б) два;
в) три;
г) чотири;
892. У чому особливість контролерів, виконаних за RISC – архітектурою? У тому що...:
а) всі команди виконуються за один-три машинні цикли;
б) всі команди виконуються за один-три цикли;
в)* всі команди виконуються за один-три такти;
г) всі команди виконуються за аналогією СISC – контролера
893.Для чого використовують регістр INDR, у сигнальному процесорі?
а) для зберігання даних;
б)* для зберігання зсуву;
в) для збереження даних операцій;
г) для збереження результатів арифметичних операцій;
894. Які з перелічених команд не відносяться до основних груп системи команд AVR-MK?
а) умовного розгалуження;
б) безумовного розгалуження;
в)* переривання;
г) команди пересилки даних;
д) команди роботи з бітами.
895. Яка функціональність логічного блока PLU, у сигнальному процесорі?
а) Виконує операції над числами зі знаком і без знака. Операнди надходять з пам’яті даних. Один з операндів може виступати константою, поданою безпосередньо в команді.
б) Використовують для формування адреси при непрямій адресації.
в) Генерація адрес. Виконання простих арифметичних операцій (додавання, віднімання; інкрементування, декрементування) дозволяють реалізувати кілька видів непрямої адресації.
г)* Операції можна безпосередньо зі змістом будь-якої комірки пам’яті даних, зокрема зі змістом перших 16 портів введення – виведення, що можуть адресуватися як пам’ять даних.
896. Який об’єм внутрішньої пам’яті програм RAM, має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а) 512*16 байт;
б)* 1К*24 байт;
в) 512*8 байт;
г)1К*36 байт;
897.Які типи сигнальних процесорів виробляє фірма Motorola? Виберіть зайву відповідь.
а) 16-розрядні МП з фіксованою комою;
б) 24-розрядні МП з фіксованою комою;
в)* DSP560xx з плаваючою комою;
в) цифровий сигнальний процесор;
898.Яку тактову частоту має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а) 2 МГц;
б) 10 МГц;
в) 15 МГц;
г)* 20 МГц;
899. Який час циклу має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а) 20 нс;
б) 25 нс;
в)* 50 нс;
г) 60 нс;
900. Який об’єм внутрішньої пам’яті, має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а)* 512*16 байт;
б) 256*16 байт;
в) 512*8 байт;
г)256*8 байт;
901. Яку кількість послідовних портів, має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а) один;
б)* два;
в) три;
г) чотири;
902. Яким із факторів визначається швидкодія РІС – контролерів:
а) роздільна здатність ПЗП;
б) усі команди у пам’яті займають одне слово;
в)* час виконання кожної команди становить чотири такти;
г) час виконання кожної команди становить два такти.
903. Яку кількість ПДП, має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а) два;
б) сім;
в) десять;
г)* жодного;
904. Яка з технічних характеристик не належить до 16-розрядного МП з фіксованою комою?
а) гнучку систему адресації;
б) апаратну реалізацію вкладених циклів, включаючи нескінчені цикли;
в) низьке споживання енергії і засоби енергоощадження;
г)* кабельні модеми;
905.Який об’єм внутрішньої пам’яті програм RОM, має цифровий сигнальний процесор ADSP-2115 розроблений фірмою Analog Devices?
а) 512*16 байт;
б) 1К*24 байт;
в) 512*8 байт;
г)* немає;
906.Дайте визначення поняттю – нейронова мережа.
а)* мережа з кінцевою кількістю шарів із однотипних елементів і різними типами зв’язків між шарами нейронів;
б) мережа з безкінечною кількістю шарів із однотипних елементів і різними типами зв’язків між шарами нейронів;
в) мережа з кінцевою кількістю шарів із однотипних;
г) мережа з кінцевою кількістю оболонок із різноманітних елементів і різними типами зв’язків між шарами нейронів;
907.Назвіть задачі нейлонових обчислювачів, які важко формалізувати?Виберіть зайвий варіант.
а) апроксимація функцій;
б) прогнозування;
в) оптимізація;
г)* наближення зображень функцій;
908. Яку тривалість мають цикли читання блоку початкового завантаження у сигнальному процесорі?
а)* одного машинного циклу;
б) трьох машинних тактів;
в) двох машинних циклів;
г) шість машинних циклів
909. Яка максимальна швидкість передачі у 8 – розрядному паралельному порті (HPI) сигнального процесора, при тактовій частоті 40 МГц?
а) 32 Мбіт/с;
б)* 64 Мбіт/с;
в) 128 Мбіт/с;
г) 256 Мбіт/с.
910. Яка з даних периферій не належить до периферійних пристроїв сигнального процесора?
а) модуль переривання (IM);
б) блок керування еннергоспоживанням (PM);
в)* аналоговий компаратор (AC);
г) вбудований генератор (CLK-PLL);
911. На перший вхід АЛП не надходять дані одного з таких пристроїв:
а)* регістра стану SNI;
б) регістра маштабування і регістра зсуву SPL;
в) регістра зсуву SPL на вході регістра помножувача PREG;
г) акумуляторного буфера АССВ;
912. Назвіть функції активізацій нейрона? Виберіть відповідь, що не входить до даних функцій.
а) лінійна порогова;
б) сигмаїдна;
в) лінійна;
г)* пилкоподібна;
913. Для чого використовується послідовний порт із часовим поділом каналів (TDM) у сигнальному процесорі?
а)* для обміну даних між МП у мультиплексорних системах;
б) для обміну даних між МП у компараторних системах;
в) для обміну даних між МП з зовнішніми пристроями;
Питання по всім розділам:
1. Що таке мікропроцесор?
а) це пристрій, який містить одну інтегральну схему і виконує операції згідно з цією схемою.
б) це пристрій, який здійснює обробку, прийом та запам’ятовування інформації.
в)* це пристрій, який здійснює, прийом, обробку, і видачу інформації.
г) це комплекс пристроїв, що включають в себе всеможливі арифметичні операції над даними.
2. Що таке мікропроцесорна система?
а)* обчислювальна, контрольно – вимірювальна система, в якій основним пристроєм обробки інформації є МП.
б) це комплекс пристроїв, що включають в себе всеможливі арифметичні операції над даними.
в) обчислювальна, контрольно – вимірювальна система, в якій основним пристроєм обробки інформації є ОЗП.
г) це система з декількох мікропроцесорів завдяки чому відбувається паралельна обробка інформації.
3. Що таке мультипроцесорна система?
а) це система з декількох мікропроцесорів для швидкої послідовної обробки інформації.
б)* це система з декількох мікропроцесорів завдяки чому відбувається паралельна обробка інформації.
в) це система з декількох ЕОМ для універсального керування даними.
г) обчислювальна, контрольно – вимірювальна система, в якій основним пристроєм обробки інформації є МП.
4. Що таке принцип магістральності між функціональними блоками МПС?
а)* усі блоки з’єднуються з єдиною системною шиною.
б) усі блоки з’єднуються з ЦП і ОЗП.
в) блоки з’єднуються з шиною керування.
г) це всі інформаційні канали, які об’єднують всі функціональні блоки МПС і забезпечують обмін даними у вигляді двійкових чисел.
5. Що робить модуль центрального процесора?
а) отримує код команди з пам’яті і виставляє адресу команди на шину адрес.
б)* оброблює дані та керує всіма іншими модулями системи.
в) він дешифрує команди та записує їх початкову адресу до ШД.
г) служить для виконання певної арифметичної або логічної операції (додавання, віднімання, логічне „і”).
6. Що робить арифметико-логічний пристрій?
а)* служить для виконання певної арифметичної або логічної операції (додавання, віднімання, логічне „і”).
б) переносить оброблені дані до акумулятора.
в) визначає яку команду він має виконати над даними.
г) перетворює логічні адреси на фізичні.
7. Що здійснює операція MOV з операндом R,M?
а) пересилає в регістр R число K записане у 2-му байті команди.
б) завантажити у регістрову пару P число К записане у 2-му та 3-му байті команди.
в)* пересилає до регістру R вміст ячейки пам’яті М.
г) пересилає в регістр R число K записане у 6-му байті команди.
8. Що називається шиною?
а)* інформаційний канал, який об’єднує всі функціональні блоки МПС і забезпечує обмін даними у вигляді двійкових чисел.
б) канал по якому передаються дані до пристроїв виведення.
в) спеціалізований мікропроцесор, який зчитує двійковий код із пристроїв введення і забезпечує обмін даними.
г) це пристрій, який здійснює, прийом, обробку, і видачу інформації.
9. Інтерфейс ЦП із системною шиною виконує одну з таких функцій:
а) перетворення логічних адрес на фізичні.
б)* формування сигналів керування.
в) організація пім яті, коли кожній адресі відповідає вміст однієї комірки пам’яті.
г) формування адреси комірки пам’яті.
10. Регістри загального призначення містять:
а)* усі регістри даних і регістри вказівники.
б) усі додаткові 32-розрядні регістри.
в) керувальні регістри, які зберігають ознаки стану процесора.
г) інформацію про логічну адресу входу до деякої системної програми і займає 8 байт.
11. Керувальні регістри зберігають:
а)* ознаки стану процесора, спільні для всіх задач.
б) 32-розрядні базові адреси і 16-розрядні межі таблиць.
в) 32-розрядні адреси точок зупину в режимі налагодження.
г) логічну адресу переходу у вигляді 16-роздядного зміщення.
12. Від чого залежить організація пам’яті?
а) від режиму роботи ОЗП і МП.
б) від формування адреси комірки пам’яті.
в)* від режиму МП, віртуального або реального.
г) від режиму роботи пристроїв введення-виведення.
13. Біт наявності Р дорівнює одиниці, якщо:
а) сегмент знаходиться у постійній пам’яті (ПЗП).
б)* сегмент знаходиться у фізичній пам’яті (ОЗП).
в) сегмент знаходиться у системі віртуальної пам’яті.
г) сегмент знаходиться у буфері даних (БД).
14. Яку інформацію містить вентиль?
а)* містить інформацію про логічну адресу входу до деякої системної програми і займає 8 байт.
б) містять логічну адресу переходу у вигляді 16-роздядного зміщення.
в) містить інформацію про логічну адресу входу до деякої системної
програми і займає 32 байт.
г) містить машинні коди команд з абсолютними адресами.
15. Для чого призначено систему привілеїв?
а) для несанкціонованого доступу і пошкодження програм.
б) для захисту вмісту і цілісності програм.
в)* для запобігання несанкціонованого доступу до даних і пошкодженню програм.
г) для швидкого доступу до ОЗП.
16. До привілейованих команд належать:
а) команди, що не змінюють сегментацію і не впливають на механізм захисту.
б)* команди, що змінюють сегментацію, впливають на механізм захисту, модифікують прапорець дозволу IF.
в) команди, що передають керування програмами, коли поточний рівень привілеїв не нижче від рівня підлеглого сегмента.
г) команди зчитування.
17. Для чого призначений пакетний режим передачі даних?
а) призначений для швидкого доступу до ОЗП.
б) призначений для швидкого запису и зчитування даних з ПЗП.
в)* призначений для швидких операцій з рядками кеш-пам’яті.
г) призначені для запам’ятовування даних у буфері, коли зовнішня шина зайнята.
18. Для чого призначені буфери відкладеного запису?
а) призначений для швидких операцій з рядками кеш-пам’яті.
б) призначені для запам’ятовування даних, коли МП зайнятий іншою операцією.
в) призначені для пересилання інформації до ОЗП із ШД.
г)* призначені для запам’ятовування даних у буфері, коли зовнішня шина зайнята.
19. Що означає термін „Суперскалярна архітектура”?
а)* означає мікропроцесорну архітектуру, що містить більше ніж один обчислювальний блок.
б) означає одночасне виконання запису і зчитування.
в) означає багаторівневу конвеєрну структуру МП.
г) означає багаторівневу структуру функціонування вузлів процесора.
20. Що дозволяють робити тестові регістри?
а) дозволяють тестувати, дозволяти або не дозволяти функціонування вузлів МП.
б)* дозволяють керувати більшістю функціональних вузлів процесора, забезпечуючи можливість тестування їх працездатності.
в) дозволяють проводити моніторинг усіх вузлів системи.
г) дозволяють передавати адреси від зовнішніх пристроїв до МП.
21. Скільки шин містить системна шина?
а) одну – шину адрес.
б) дві – шину даних і шину керування.
в)* три – шину даних, шину керування і шину адрес.
г) чотири – шину пристроїв введення-виведення.
22. Сигнальні процесори призначені для:
а) цифрової обробки інформації і передачі їх до ШД.
б)* цифрової обробки сигналів у реальному масштабі часу (наприклад, фільтрація, підсилення і трансформація сигналів).
в) генерації сигналів, які керують зчитуванням і записом інформації до ОЗП.
г) передавання адреси комірці пам’яті або пристрою введення-виведення.
23. Для чого призначена шина адреси?
а)* вона призначена для передавання адреси комірці пам’яті або пристрою введення-виведення.
б) вона призначена для передавання адреси від зовнішніх пристроїв до МП.
в) вона є двонапрямленою і призначена для передавання даних між блоками МПС.
г) цифрової обробки сигналів у реальному масштабі часу (наприклад, фільтрація, підсилення і трансформація сигналів).
24. У чому полягає принцип мікропрограмного керування?
а) полягає у здатності ЦП перепрограмовуватися в залежності від виду поставленої задачі.
б) полягає у здатності сприймання сигналів, які надійшли з ОЗП.
в)* полягає у можливості здійснення елементарних операцій – мікро команд (зсуву, пересилання інформації, логічних операцій).
г) полягає у заміні абсолютних адрес на відносні.
25. Для чого призначений постійний запам’ятовувальний пристрій?
а)* призначений для збереження програм керування таблиць, констант.
б) для збереження проміжних результатів обчислень.
в) для збереження і передачі інформації від пристроїв введення до МП.
г) для формування сигналів на лініях шин адреси і даних.
26. Що дозволяє робити система переривань?
а) вона дозволяє переривати виконання програми і одночасно записує оброблені сигнали до ОЗП.
б)* вона дозволяє МПС реагувати на зовнішні сигнали – запити переривань, джерелами яких можуть бути: сигнали готовності від зовнішніх пристроїв, сигнали від датчиків.
в) вона дозволяє МПС реагувати на внутрішні сигнали – запити переривань, джерелами яких надходять з ОЗП і ПЗП.
г) вона дозволяє здійснення цифрової обробки сигналів у реальному масштабі часу (наприклад, фільтрація, підсилення і трансформація сигналів).
27. Що забезпечує пам’ять МП?
а) забезпечує зберігання стану лічильника команд, відповідно їх кодів та зовнішніх керувальних сигналів.
б) забезпечує вироблення керуючих сигналів для всіх блоків структурної схеми МП.
в) забезпечує запам’ятовування даних, коли МП зайнятий іншою операцією.
г)* забезпечує зберігання кодів команд програми і даних.
28. Що виконує програма транслятор?
а)* вона виконує асемблювання або переведення початкової програми у машинний код.
б) переводить імпульси у зображення і подає їх у вигляді картинки на екрані монітора.
в) вона виконує ідентифікацію команди і записує її до акумулятора.
г) вона виконує шифрування цифрової обробленої інформації і передає її до ШД.
29. Що містить командний модуль (файл з розширенням.СОМ)?
а) він містить машинні коди команд з відносними адресами.
б)* він містить машинні коди команд з абсолютними адресами.
в) він містить машинні коди команд які перевищують обсяг одного сегмента.