Лекции.Орг


Поиск:




Категории:

Астрономия
Биология
География
Другие языки
Интернет
Информатика
История
Культура
Литература
Логика
Математика
Медицина
Механика
Охрана труда
Педагогика
Политика
Право
Психология
Религия
Риторика
Социология
Спорт
Строительство
Технология
Транспорт
Физика
Философия
Финансы
Химия
Экология
Экономика
Электроника

 

 

 

 


I модуль 6 страница




  1. Введення та виведення інформації виконується за допомогою портів уведення-виведення, які являють собою:

а)* 8- або 16-розрядні регістри зі схемами вибірки та керування читанням/записом;

б) 4- або 8-розрядні регістри зі схемами вибірки та керування читанням/записом;

в) 8-розрядні регістри зі схемами вибірки та керування читанням/записом;

г) 16- або 32-розрядні регістри зі схемами вибірки та керування читанням/записом.

  1. Якщо регістр використовується як порт введення, то дані від пристрою введення надходять у регістр по лініях:

а) D7 – D0 і записуються за стробом STR;

б) D3 – D0 і записуються за стробом STRB;

в)* DІ7 – DІ0 і записуються за стробом STB;

г) А7 – А0 і записуються за стробом STB.

  1. При простому програмному обміні вважається, що ПВВ:

а) не готовий до обміну за командами IN або OUT;

б) не готовий до обміну за командами IN або OUT, і потребує запиту;

в) готовий до обміну за командами або ;

г)* у будь-який момент готовий до обміну за командами IN або OUT.

  1. ППІ КР580ВВ55 призначений для:

а) введення-виведення послідовної інформації у 8-байтовому форматі;

б)* введення-виведення паралельної інформації у 8-байтовому форматі;

в) введення-виведення паралельної інформації у 16-байтовому форматі;

г) введення-виведення послідовної інформації у 16-байтовому форматі.

  1. Блок RWCU містить:

а) регістр, який зберігає дані, що надходять від ОЗП;

б) регістр, який зберігає запити, що надходять від ЗП;

в)* регістр керувального слова, який зберігає керувальні слова, що надходять від МП;

г) регістр керувального слова, який зберігає керувальні слова, що надходять до МП.

  1. Сигнал керування третім станом шини даних , сигнал читання , сигнал запису та сигнал скидання RESET подаються на блок:

а) CSRD;

б)* RWCU;

в) CUB;

г) BD.

  1. Введення даних, у режимі однонапрямленого обміну інформацією МП з ПВВ за стробом, здійснюється по каналу:

а) D, а керувальні сигнали передаються по лініях РС0 і РС1;

б) C, а керувальні сигнали передаються по лініях РС0 і РС3;

в) В, а керувальні сигнали передаються по лініях РС2 і РС3;

г)* А, а керувальні сигнали передаються по лініях РС4 і РС5.

  1. Двонапрямлену передачу інформації з порту А до зовнішніх пристроїв і навпаки супроводжують:

а)* 5 керувальних слів по лініях РС7 – РС3;

б) 6 керувальних слів по лініях РС7 – РС3;

в) 4 керувальних слова по лініях РС3 – РС0;

г) 3 керувальних слова по лініях РС3 – РС0.

  1. Призначення виводу ВІС КР580ВВ79:

а) вхід синхросигналів, частота яких не повинна перевищувати 3,2 МГц;

б) вхід вибірки мікросхеми;

в) вивід напруги живлення +5 В;

г)* гасіння дисплея при переключеннях цифр або при виданні керувального слова очищення дисплея.

  1. Програмування мікросхеми КР580ВВ79 здійснюється шляхом:

а) завантаження керувального слова ініціалізації МП у відповідний регістр керувальних слів, який розташований у блоці керування;

б)* завантаження керувального слова ініціалізації клавіатури та дисплея у відповідний регістр керувальних слів, який розташований у блоці керування;

в) завантаження керувального слова ініціалізації МП та ПЗП у відповідний регістр керувальних слів, який розташований у блоці керування;

г) завантаження керувального слова ініціалізації ПВВ у відповідний регістр керувальних слів, який розташований у блоці керування.

  1. Приєднання зовнішнього дешифратора до ВІС дозволяє керувати клавіатурою:

а) 4х8 клавіш та 8 символами дисплея;

б) 8х8 клавіш та 8 символами дисплея;

в)* 16х8 клавіш та 16 символами дисплея;

г) 16х16 клавіш та 16 символами дисплея.

  1. Режими роботи блока інтерфейсу клавіатури:

а) опитування матриці клавіатури, введення даних за стробом;

б)* опитування матриці клавіатури, матриці датчиків, введення даних за стробом;

в) опитування матриці клавіатури, введення даних за стробом;

г) опитування ПВВ, матриці датчиків, введення даних за стробом.

  1. У режимі опитування матриці клавіатури натискання будь-якої клавіші ініціює генерацію:

а) низького рівня сигналу переривання на виході ЕRQ, і код клавіші записується в ОЗП;

б) низького рівня сигналу переривання на виході IRQ, і код клавіші записується в ПЗП;

в) високого рівня сигналу переривання на виході ЕRQ, і код клавіші записується в ПЗП;

г)* високого рівня сигналу переривання на виході IRQ, і код клавіші записується в ОЗП.

  1. У режимі одиничного натискання, якщо натиснуто дві або більше клавіш, в ОЗП клавіатури записується:

а)* код лише однієї з клавіш – першої натиснутої, або першої що опитується;

б) код лише першої натиснутої клавіші;

в) код лише першої опитуваної клавіші;

г) код обох клавіш.

  1. У режимі N-клавішного натискання в ОЗП записується:

а) код лише однієї натиснутої клавіші, першої по черзі опитування;

б) код лише однієї натиснутої клавіші, останньої по черзі опитування;

в)* коди всіх натиснутих клавіш по черзі їх опитування;

г) коди всіх натиснутих клавіш поза чергою опитування.

  1. В режимі введення за стробом значення розрядів R7 –R0 записується:

а) в ПЗП клавіатури, але введення стробується сигналом на виводі NTL/STB;

б)* в ОЗП клавіатури, але введення стробується сигналом на виводі CNTL/STB;

в) в ПЗП клавіатури, але введення стробується сигналом на виводі CNTL/STRB;

г) в ОЗП клавіатури, але введення стробується сигналом на виводі CNT/STS.

  1. Призначення виводу ВІС таймера КР580ВИ54:

а)* вибірка кристала;

б) вхід тактових сигналів для керування лічильником/таймером;

в) вхід дозволу лічби;

г) шина даних.

  1. Під час запису керувального слова в лічильник завантажується:

а) спочатку молодший, потім середній, а потім старший байт коду попереднього встановлення;

б) спочатку середній, а потім молодший байт коду попереднього встановлення;

в) спочатку старший, а потім молодший байт коду попереднього встановлення;

г)* спочатку молодший, а потім старший байт коду попереднього встановлення.

  1. Програмування ПКП полягає в:

а) читанні з нього у визначеному порядку від 2 до 4 керувальних слів ініціалізації (OCW);

б)* записі в нього у визначеному порядку від 2 до 4 керувальних слів ініціалізації (OCW);

в) читанні з нього у визначеному порядку від 4 до 6 керувальних слів ініціалізації (OCW);

г) записі в нього у визначеному порядку від 4 до 6 керувальних слів ініціалізації (OCW).

  1. Побудова МПС, що працюють у реальному масштабі часу, вимагає підвищення передачі інформації, що може бути досягнуто за рахунок:

а) зменшення затримок у шині та вдосконалення протоколу обміну;

б) збільшення продуктивності обчислювальних засобів;

в) оптимізації алгоритмів обробки;

г)* все вище перелічене.

  1. Які є недоліки ВІС?

а) малий набір функцій;

б) великі габарити;

в)* велика потужність споживання;

г) низька швидкодія.

633Час виконання кожної команди, в РІС – контролерах, на частоті 20 МГц становить:

а) 0,002 с;

б)* 200 нс;

в) 100 нс;

г) 20 нс.

 

634РІС – контролери мають вбудований:

а)* внутрішній тактовий генератор;

б) таймер зворотнього відліку;

в) мікро радіатор;

г) підсилювач вхідного сигналу.

 

635Тактовий генератор у РІС – контролерах запускається від:

а) зовнішнього короткочасного імпульсу;

б)* RC – ланцюга в широкому діапазоні частот;

в) LC – ланцюга в широкому діапазоні частот;

г) самозбудження, при зниженні вхідного сигналу тактового імпульсу.

 

636У чому особливість контролерів, виконаних за RISC – архітектурою? У тому що...:

а) всі команди виконуються за один-три машинні цикли;

б) всі команди виконуються за один-три цикли;

в)* всі команди виконуються за один-три такти;

г) всі команди виконуються за аналогією СISC – контролера.

 

637Яка позитивна деталь передбачена у РІС – контролері?

а) система переривань через кожен період часу;

б) система біт контролю ПЗП;

в)* система біт захисту ПЗП;

г) система тримати один стан сигналу на всіх входах.

 

638Яку найбільшу кількість контактів ВІС, мають РІС – процесори?

а) 28;

б) 32;

в)* 40;

г) 64.

 

639Типові представники RISC – процесорів є:

а) RISC – адаптори;

б)* РІС – контролери;

в) RISC – контролери;

г) CISC – контролери.

 

640ОЗП якої ємності вбудовані у ВІС (великі інтегральні схеми) РІС16Схх:

а) 16-128 байт;

б) 32-128 байт;

в)* 32-256 байт;

г) 16-256 байт.

 

641Скільки в пам’яті даних EEPROM, РІС – процесорів, байт:

а) 36;

б) 72;

в) 128;

г)* 512.

 

642 ПЗП якої ємності вбудовані у ВІС РІС16Схх?

а)* від 0,5до 4 кілослів;

б) від 0,5 до 8 кілослів;

в) від 0,5 до 16 кілослів;

г) від 0,5 до 2 кілослів.

 

643 Контролер РІС16С64 додатково має вбудований один...:

а) внутрішній восьмирозрядний ЦАП із пристроєм вибирання/зберігання;

б) вхід із ШІМ за допомогою якого можна регулювати АЦП з розрядністю до 8 розрядів;

в)* вихід із ШІМ за допомогою якого можна регулювати ЦАП з розрядністю до 16 розрядів;

г) вбудований 4 МГц резонатора або зовнішнього кварцового чи керомічного резонатора.

 

644 Скільки каналів АЦП має РІС – процесор?

а)* 8;

б) 16;

в) 20;

г) 2.

645 Яку розрядність ПЗП має ВІС для серії РІС16Схх?

а)* від 12 до 14 біт;

б) 16біт;

в) від 16 до 24 біт;

г) 24біт.

 

646 Яку кількість ШІМ – виходів має РІС – процесор 17Схх?

а) 1;

б)* 2;

в) 4;

г) жодного.

 

647 РІС – контролери застосовують у:

а)* системах швідкісного керування двигунами, системи охорони із сповіщенням по телефонній лінії, лінії – АТС;

б) телефонних пристроях з АВН, лінії – АТС, елетро двигунах;

в) системи охорони із сповіщенням, акомуляторах живленя, приладах побутової техніки;

г) системах високошвидкісного керування двигунами, машинах постійного струму, приладах накопичення інформації.

 

648 Яким із факторів визначається швидкодія РІС – контролерів:

а) роздільна здатність ПЗП;

б) усі команди у пам’яті займають одне слово;

в)* час виконання кожної команди становить чотири такти4

г) час виконання кожної команди становить два такти.

 

649 Яку тактову частоту має РІС – процесор 16С620?

а) 12 МГц;

б) 16 МГц;

в)* 20 МГц;

г) 24 МГц.

 

650 Яке функціональне призначення має вивід Uss ВІС у РІС – контролері?

а)* загальний вивід (земля);

б) напруга живлення;

в) двонапрямлена лінія введення – виведення.

 

651 Скількох розрядна шина команд і програмна пам’ять (ПЗП) у архітектурі РІС – контролера:

а) 8;

б) 12;

в)* 14;

г) 16.

 

652 Які зі спільних характеристик містять РІС – контролери серій РІС16Схх та РІС17Схх?

а) 11 джерел переривань;

б) 4-розрядний струм ЦАП;

в) містять ПЗП з ультрафіолетовим стиранням;

г)*наявність таймерів/лічильників;

д) все вище перелічене.

653 Структурна схема РІС – контролера містить:

а) восьмирівневий апарат STEK, ОЗП, який складається з 36 8-розрядних РЗП;

б) 13-розрядний програмний лічильник РС та 8-розядний АЛП;

в) 15 регістрів спеціальних функцій SFR та мульд АЦП із чотирма входами;

г)* все вище перелічене.

 

654 Яку пам’ять даних має РІС – процесор 16С62?

а) 32 байт;

б) 64 байт;

в)* 128 байт;

г) 256 байт.

 

655 Який з наведених контролерів містить 4-розрядний струмів ЦАП, вбудований датчик температури з роздільною здатністю 0,10 В та вбудований детектор зниження напруги живлення?

а) РІС16С64;

б)* РІС1400;

в) РІС16С74;

г) РІС16С84.

 

656 Який з компонентів не входить до структурної схеми контролера РІС16С71?

а) регістр опцій;

б) регістр статусу;

в)* регістр зсуву;

г) регістр конфігурації ПЗП.

 

657 Процесор РІС1400 містить інтегральний АЦП на 8 каналів. Діапазон напруги скількох каналів може задаватися програмно?

а) 1;

б)* 2;

в) 3;

г) 5.

 

658 Яке функціональне призначення має вивід RA2/AI№2 ВІС у РІС – контролері?

а) загальний вивід (земля);

б)* двонапрямлена лінія введення – виведення;

в) вихід через тригер Шміта.

 

659 Який з наведених РІС – контролерів має послідовний двонапрямлений синхронний порт з інтерфейсами SPI/I2C, SPI/UART?

а) РІС16С54;

б) РІС16С57;

в)* РІС16С64;

г) РІС16С620.

660 Який максимальний струм у виводі Udd ВІС РІС – контролера?

а)* 100 мА;

б) 150 мА;

в) 200 мА;

г) 250 мА.

661 Процесор AVR-MK може одночасно працювати із пам’яттю програм так і:

а) регістром файлів;

б) інтерфейсійними схемами;

в)* пам’яттю даних;

г) периферією.

662 Який мікро контролер сім’ї AVR є найбільш потужним?

а) Tiny;

б) Classic;

в)* Mega/

663 Який з наведених елементів входять до складу AVR-MK?

а) гарвардський процесор;

б) регістровий файл;

в) пам’ять програм;

г) пам’ять даних;

д)* все вище перелічене.

 

664 Яка з особливостей AVR-MK є домінуючою?

а) велика кількість виводів;

б)* широка номенклатура;

в) моно кристальність;

г) одно кристальні.

 

665 Який мікро контролер сім’ї AVR є найбільш дешевим і простим?

а)* Tiny;

б) Classic;

в) Mega.

 

666 Для чого служить блок енергонезалежної пам’яті даних EEPROM?

а) для зберігання проміжних даних;

б) для зберігання таблиць перекодувань;

в) для зберігання каліброваних коефіцієнтів;

г)* для всього вище переліченого.

 

667 Яку кількість циклів перезапису має „пам’ять програм”

AVR-MK?

а) не менше 50000;

б) не більше 50000;

в)* не менше 100000;

г) не більше 100000.

 

668 Який з периферійних пристроїв AVR-MK, призначений для перезапуску програм, якщо з’явиться збій у ході її виконання?

а)* WDT;

б) SPI;

в) AC;

г) T/C PWM.

 

669 Які з сімей AVR-MK мають внутрішню оперативну пам’ять?

а) Tiny i Classic;

б)* Classic i Mega;

в) Tiny i Mega;

г) Tiny, Classic, Mega.

 

670 який з перелічених пунктів не відноситься до режимів зниження енергоспоживання AVR-MK?

а) режим холостого ходу;

б) режим зберігання енергії;

в)* режим самопрограмування;

г) режим заглушення шуму під час роботи АЦП.

 

671 У чому особливість, „ Flash – пам’яті ”, деяких версій

AVR-MK?

а)* можливість самопрограмування;

б) виконання короткої команди за 2 періоди;

в) обмежений обсяг вмісту даних;

г) здатність групувати.

 

672 Який з перелічених компонентів не належить до нових периферійних пристроїв AVR-MK?

а) блок послідовного периферійного інтерфейсу;

б) сторожовий таймер (WDT);

в)* восьмирозрядні порти введення – виведення (T/C PWM);

г) аналоговий компаратор (АС).

 

673 Яке загальне максимальне струмове навантаження витримують всі лінії одного порту AVR-MK?

а) 60 мА;

б)* 80 мА;

в) 120 мА;

г) 150мА.

 

674 На які нерівні за ємністю ділянки ділиться „пам’ять програм”?

а) блок завантаження та блок вивантаження;

б) блок для розміщення робочих програм та блок вивантаження;

в)*блок завантаження та блок для розміщення робочих програм;

г) блок завантаження та блок, що керує перезаписом Flash – пам’яті програм.

 

675 У яких з режимів, може працювати АЦП AVR-MK?

а) одноразового перетворення сигналу обраного каналу;

б) послідовного циклічного опору всіх каналів;

в)* у обох вищезгаданих режимах.

676 За скільки тактів виконується команда в AVR-MK?

а)* за один період тактової частоти;

б) за два періоди тактової частоти;

в) за три періоди тактової частоти;

г) за чотири періоди тактової частоти.

 

677 Яка перевага AVR-MK сім’ї Tiny?

а)* використання контролерів у портативній апаратурі;

б) велика ємність Flash – пам’яті;

в) апаратний помножувач 8*8;

г) вбудований 10 – розрядний 8 – канальний АЦП.

 

678 Яку максимальну ємність енергонезалежної пам’яті даних (EEPROM) мають AVR-MK сім’ї Classic?

а) 32 байта;

б) 64 байта;

в) 128 байта;

г)* 512 байта.

 

679 Які з джерел AVR-MK не відносяться до опорної частини і елементів запуску внутрішнього тактового генератора AVR-MK?

а) зовнішній генератор;

б) внутрішнє або зовнішнє RC – коло;

в)* зовнішній компаратор;

г) зовнішній кварцовий резонатор.

 

680 Які з перелічених команд не відносяться до основних груп системи команд AVR-MK?

а) умовного розгалуження;

б) безумовного розгалуження;

в)* переривання;

г) команди пересилки даних;

д) команди роботи з бітами.

 

681 Чи всі AVR-MK сім’ї Tiny мають аналогові входи?

а) жодний МК сім’ї Tiny не має аналогового входу;

б) усі МК сім’ї Tiny мають аналоговий вхід;

в)* входи мають тільки AVR-MK типів АТ-tiny15L, АТ-tiny26L та АТ-tiny26;

г) входи мають всі контролери окрім топів АТ-tiny15L, АТ-tiny26L та АТ-tiny26.

682 Яка з характеристик не відноситься до AVR-MK групи Mega?

а) розширені набори вбудованої периферії;

б) режим самопрограмування, забезпечені вбудованою програмою – завантажником;

в)* пам’ять даних EEPROM 64-512 байт;

г) розширення системи команд до 130-133.

 

683 Котрий із сімейства AVR-MK, може працювати при найменшій напрузі живлення 1,8В?

а)* Tiny;

б) Classic;

в) Mega;

г) кожен;

д) жоден.

 

684 Яка із сімей AVR-MK є найпоширеніша?

а) Tiny;

б)* Classic;

в) Mega;

г) Atmel.

 

685 Яку мінімальну кількість ліній введення/виведення (I/O) мають AVR-MK сім’ї Classic?

а)* 3;

б) 5;

в) 8;

г) 8.

 

686 Як програмують (ISP) AVR-MK сім’ї Classic на цілісній платі?

а) не програмують зовсім;

б)* при основній напрузі живлення (I);

в) при можливості самопрограмування без участі зовнішнього програма тора (S)$

г) за обома способами I та S.

 

687 Яку мінімальну кількість ліній введення/виведення (I/O) мають AVR-MK сім’ї Tiny?

а) 3;

б) 5;

в)* 6;

г) 8.

 

688 Яку мінімальну ємність статичної пам’яті даних (SRAM) має AVR-MK сім’ї Mega?

а) 256 байт;

б)* 512 байт;

в) 1 к байт;

г) 2 к байт.

 

689 Яку мінімальну кількість ліній введення/виведення (I/O) мають AVR-MK сім’ї Mega?

а) 6;

б) 10;

в) 12;

г)* 23.

 

690 Яку максимальну ємність статичної пам’яті (SRAM) може мати AVR-MK сім’ї Classic?

а) 32 байт;

б) 64 байт;

в) 128 байт;

г)* 512 байт.

 

691 Яку максимальну кількість ліній введення/виведення (I/O) мають AVR-MK сім’ї Classic?

а) 3;

б) 15;

в) 20;

г)* 32.

 

692 Яку Flash ROM пам’ять має AVR-MK сім’ї Classic АТ9054433?

а) 2 к байт;

б) 4 к байт;

в)* 8 к байт;

г) 32 к байт.

 

693 Яку максимальну Flash ROM пам’ять мають AVR-MK сім’ї Mega?

а) 32 к байт;

б) 64 к байт;

в)* 128 к байт;

г) 256 к байт.

 

694 Яка максимальна частота роботи AVR-MK?

а) 6 МГц;

б) 8 МГц;

в)* 16 МГц;

г) 32 МГц.

 

695 Який з пунктів не відносяться до факторів AVR-MK, які забезпечують високу продуктивність?

а) виконання команд за один тактовий цикл;

б) потужна система команд єдиного 16 – розрядного формату;

в)* великий об’єм Flash пам’яті;

г) вбудовані апаратні пристрої.

 

696 Яку стандартну кількість каналів мають АЦП AVR-MK сім’ї Mega?

а) 4*10;

б) 6*10;

в)* 8*10;

г) 11*10.

 

697 Яка мінімальна частота роботи AVR-MK?

а)* 1 МГц;

б) 2 МГц;

в) 8 МГц;

г) 16 МГц.

 

698Який з перелічених пунктів не відноситься до призначень сигнальних процесорі?

а) обчислення згортки;

б) пряме та зворотне перетворення Фур’є;

в)* обробки аудіо сигналів;

г) обчислення кореляції функцій.

 

699Який сигнальний процесор, був першим розроблений фірмою Texas?

а)* TM S320C10;

б) TM S600C10;

в) TM S320C20;

г) TM S600C20;

 

700У якому форматі обробка даних був розроблений перший сигнальний процесор?

а)*з фіксованою комою;

б) з незалежним логічним блоком PLU;

в) з режимом мікроспоживання Power Down;

г) з інтегрованими засобами керування MCF.

 

701На чому основана архітектура сигнальнх процесорів?

а) на перемиканні рівня сигналу на зовнішньому виході;

б)* на розподілі шин доступу до вбудованої пам’яті програм і даних;

в) на функціонуванні блока інтерфейсу клавіатури;

г) на режимі самопрограмування, забезпеченим вбудованим програмозавантаженням;

 

702Який з класів сигнальних мікропроцесорів апаратно підтримують операції над даними у форматі з плаваючою комою?

а) простіші;

б) дешевші;

в)* дорожчі;

г) жоден;

 

703Де широко не застосовуються сигнальні процесори?

а) засобах гідро- і радіолокації;

б) медичному устаткуванні;

в) автомобільній техніці;

г)*аудіо- і відео техніці;

 

704За якою архітектурою було виконано сигнальний процесор?

а)*Гарвардською;

б) Кембріджською;

в) Денвардською;

г) Єлівською.

 

705На перший вхід АЛП не надходять дані одного з таких пристроїв:

а)* регістра стану SNI;

б) регістра маштабування і регістра зсуву SPL;

в) регістра зсуву SPL на вході регістра помножувача PREG;

г) акумуляторного буфера АССВ;

 

706Яка функціональність регістрового файла, у сигнальному процесорі?

а) Виконує операції над числами зі знаком і без знака. Операнди надходять з пам’яті даних. Один з операндів може виступати константою, поданою безпосередньо в команді.

б)* Використовують для формування адреси при непрямій адресації.

в) Генерація адрес. Виконання простих арифметичних операцій (додавання, віднімання; інкрементування, декрементування) дозволяють реалізувати кілька видів непрямої адресації.

г) Операції можна безпосередньо зі змістом будь-якої комірки пам’яті даних, зокрема зі змістом перших 16 портів введення – виведення, що можуть адресуватися як пам’ять даних.

 

707Яка функціональність апаратного помножувача 16∙16, у сигнальному процесорі?

а)* Виконує операції над числами зі знаком і без знака. Операнди надходять з пам’яті даних. Один з операндів може виступати константою, поданою безпосередньо в команді.

б) Використовують для формування адреси при непрямій адресації.

в) Генерація адрес. Виконання простих арифметичних операцій (додавання, віднімання; інкрементування, декрементування) дозволяють реалізувати кілька видів непрямої адресації.

г) Операції можна безпосередньо зі змістом будь-якої комірки пам’яті даних, зокрема зі змістом перших 16 портів введення – виведення, що можуть адресуватися як пам’ять даних.

 

708Яка функціональність логічного блока PLU, у сигнальному процесорі?

а) Виконує операції над числами зі знаком і без знака. Операнди надходять з пам’яті даних. Один з операндів може виступати константою, поданою безпосередньо в команді.

б) Використовують для формування адреси при непрямій адресації.

в) Генерація адрес. Виконання простих арифметичних операцій (додавання, віднімання; інкрементування, декрементування) дозволяють реалізувати кілька видів непрямої адресації.

г)* Операції можна безпосередньо зі змістом будь-якої комірки пам’яті даних, зокрема зі змістом перших 16 портів введення – виведення, що можуть адресуватися як пам’ять даних.

 

709Для чого використовують регістр INDR, у сигнальному процесорі?

а) для зберігання даних;

б)* для зберігання зсуву;

в) для збереження даних операцій;

г) для збереження результатів арифметичних операцій;

 

710Яка ємність кожної області пам’яті в сигнальних процесорах типу TMS320xC5x?

а) 32 кбайт;

б)* 64 кбайт;

в) 92 кбайт;

г) 128 кбайт;

 

711Що входить до складальних одиниць пам’яті сигнального процесора? Виберіть одну невірну відповідь.

а) пам’ять програм ROM;

б) пам’ять даних чи програм SARAM;

в)* блок енергонезалежної пам’яті даних з електричним стиранням EEPROM;

г) пам’ять даних DARAM

 

712До складу центрального сигнального процесорного пристрою CPU, не входить:

а) STACK;

б) помножувач команд РС;

в) мультиплекс ори MUX;

г)* одно кристальний RISC-регістр

 

713До складу центрального сигнального процесорного пристрою CPU, не входить:

а) акумуляторний буфер АССВ;

б) регістровий файл AR0-AR7 і регістр INDR;

в)* регістр збереження енергії Power Save;

г) незалежний логічний блок PLU

 

714Що не входить до складу сигнального процесора?

а) вбудована пам’ять програм і даних;

б) багато функціональні периферійні пристої

в) *13 розрядний лічильник РС;

г)центрального процесорного пристою

 

715Якою фірмою був розроблений перший сигнальний контролер?

а) Atmel Inteprases;

б)* Texas Instruments;

в) Texas Corp.;

г) Atmel Corp.

 

716Що не відноситься до засобів сигнальних процесорів, завдяки яким досягається висока швидкодія мікропроцесора?





Поделиться с друзьями:


Дата добавления: 2015-10-01; Мы поможем в написании ваших работ!; просмотров: 532 | Нарушение авторских прав


Поиск на сайте:

Лучшие изречения:

Лучшая месть – огромный успех. © Фрэнк Синатра
==> читать все изречения...

3086 - | 2948 -


© 2015-2026 lektsii.org - Контакты - Последнее добавление

Ген: 0.014 с.