Ћекции.ќрг


ѕоиск:




 атегории:

јстрономи€
Ѕиологи€
√еографи€
ƒругие €зыки
»нтернет
»нформатика
»стори€
 ультура
Ћитература
Ћогика
ћатематика
ћедицина
ћеханика
ќхрана труда
ѕедагогика
ѕолитика
ѕраво
ѕсихологи€
–елиги€
–иторика
—оциологи€
—порт
—троительство
“ехнологи€
“ранспорт
‘изика
‘илософи€
‘инансы
’ими€
Ёкологи€
Ёкономика
Ёлектроника

 

 

 

 


 ‘1015ѕЋ3ј- ‘1015ѕЋ4¬




÷околевка микросхемы: выв. 1 - общий и минусовой вывод питани€; выв. 2 - логический выход частотнофазового детектора дл€ тракта образцового сигнала; выв. 3 - выход частотно-фазового детектора (обща€ точка стоков транзисторов VT2, VT3), способный принимать одно из трех состо€ний; выв. 4 - выход контрольного сигнала фазовой синхронизации в петле ‘јѕ„; выв. 5 - ¬„ вход усилител€- формировател€ тракта √”Ќ; выв. 6 - открытый сток выходного n-канального транзистора VT1 программируемого делител€ частоты тракта √”Ќ; выв. 7 - вход разрешени€ перезаписывани€ информации в приемный регистр-защелку (“); выв. 8 - тактовый вход импульсов записи информации в приемный регистр (—); выв. 9 - плюсовой вывод питани€; выв. 10 - вход информации о коэффициентах делени€ (D); выв. 11 - вывод дл€ подключени€ кварцевого резонатора; выход сигнала образцовой частоты; выв. 12 - вход усилител€-формировател€ тракта образцовой частоты; вывод дл€ подключени€ кварцевого резонатора; выв. 13 - открытый сток выходного n-канального транзистора VT4 программируемого делител€ частоты тракта образцовой частоты; выв. 14 - вход активного ‘Ќ„ - затвор n-канального транзистора VT5; выв. 15 - открытый сток nканального транзистора ‘Ќ„; выв. 16 - логический выход частотно-фазового детектора дл€ тракта √”Ќ.

ќсновные технические характеристики при “окр.ср = 25 + 10∞— и Uпит = 5 ¬
Ќоминальное напр€жение питани€, ¬ 4,5...5
»нтервал коэффициента делени€ программируемого делител€ частоты тракта √”Ќ, с предделителем на 7 или на 8 на 31 или на 32 56-65535 992-262143
»нтервал коэффициента делени€ программируемого делител€ частоты тракта образцовой частоты 2-8191
Ўаг коэффициента делени€ программируемых делителей частоты  
»нтервал входной частоты программируемого делител€ тракта √”Ќ, ћ√ц, с предделителем на 7 или на 8, дл€  ‘1015ѕЋ4ј  ‘1015ѕЋ4Ѕ  ‘1015ѕЋ4¬ на 31 или на 32, дл€  ‘1015ѕЋ4ј  ‘1015ѕЋ4Ѕ  ‘1015ѕЋ4¬ 5...800 5...750 5...680 10...900 5...800 5...700
–абочий частотный интервал программируемого делител€ тракта образцовой частоты, ћ√ц 0,1...50
ћаксимальна€ входна€ частота частотнофазового детектора, ћ√ц  
„увствительность усилител€- формировател€ тракта √”Ќ по ¬„ входу, ¬эфф (меньшее значение соответствует частотной полосе 50...500 ћ√ц) 0,15...0,8
„увствительность усилител€- формировател€ тракта образцовой частоты, м¬эфф, при входной частоте 10 ћ√ц. 100...150
ћаксимальное напр€жение стока n-канального транзистора активного ‘Ќ„, ¬, при токе стока 10 мј нулевом токе стока 7 14
ћинимальное остаточное напр€жение стока n-канального транзистора ‘Ќ„, ¬, при токе стока 10 мј 0,1
 рутизна характеристики n-канального транзистора ‘Ќ„, мј/¬, не менее  
—опротивление внешнего резистора в цепи стока n-канального транзистора ‘Ќ„, кќм, не менее  
¬ыходное сопротивление выходов частотнофазового детектора, ќм, не более, по выводам 2; 4; 16 3 750 600
“ок, потребл€емый микросхемой  ‘1015ѕЋ4ј, мј номинальный, не более максимальный 8 14
¬ходной ток, мкј, не менее, при входном сигнале низкого уровн€ по выводам 7; 8; 10; 14 5; 12 -0,1 -15
¬ходной ток, мкј, не более, при входном сигнале высокого уровн€ по выводам 8; 10; 14 7 5; 12 0,1 5 15
»зменение потребл€емого тока, мј, при изменении частоты входного ¬„ сигнала (на выв. 5) на + 100 ћ√ц + 1
»зменение потребл€емого тока, мј, при частоте входного ¬„ сигнала 800 ћ√ц и изменении напр€жени€ питани€ на + 1 ¬ + 3,5...3,6
–азр€дность входного управл€ющего слова, бит  
–абочий интервал температуры окружающей среды, ∞— -60...+70

 

ѕредельно допустимые значени€
Ќапр€жение питани€, ¬ 3; 6
Ќаибольший ток стока n-канального транзистора ‘Ќ„, мј  
Ќаибольший статический потенциал, ¬  
“емпература окружающей среды, ∞— -60; +85

Ќапр€жение стока n-канального транзистора активного ‘Ќ„ не должно выходить за зону, ограниченную с одной стороны напр€жением питани€ микросхемы, а с другой - напр€жением питани€ ‘Ќ„. Ќеобходимо следить за тем, чтобы входное напр€жение по выводам 7, 8, 10 и 14 не превышало напр€жени€ питани€ микросхемы, а уровень ¬„ сигналов на входах обоих усилителей-формирователей (выводы 5 и 12) не выходил за границы от 0,05 ¬ до трети напр€жени€ питани€.

ѕрограммируют оба делител€ частоты с помощью последовательного тридцатидвухразр€дного двоичного управл€ющего слова, формат которого представлен в табл. 3. ѕервым в приемный регистр ввод€т старший разр€д коэффициента делени€ программируемого делител€ тракта образцовой частоты и вслед за ним остальные его 12 битов. ƒалее следуют восемнадцать битов, начина€ со старшего разр€да, относ€щиес€ к коэффициенту делени€ программируемого делител€ тракта √”Ќ. » наконец, последним ввод€т разр€д, в котором содержитс€ информаци€ о выборе того или иного предделител€ тракта √”Ќ - бит 32 (¬ѕ - выбор предделител€; при высоком уровне в этом разр€де в работу вступает предделитель на 7 или 8, а при низком - предделитель на 31 или 32).

—корость введени€ информации в приемный регистр - не более 5 ћбод. ”прощенные осциллограммы управл€ющих сигналов на входах D, C и “ показаны на рис. 7 (N√”Ќ - коэффициент делени€ программируемого делител€ тракта √”Ќ; Nобр - коэффициент делени€ программируемого делител€ тракта образцового сигнала). Ћогические уровни управл€ющих сигналов по выводам 7; 8 и 10: низкий - менее 0,3 Uпит, высокий - более 0,7 Uпит.

ѕри выборе предделител€ на 7 или 8 разр€ды 27 и 28 управл€ющего слова в программировании коэффициента N√”Ќ не участвуют, но длина слова остаетс€ той же.

 ак видно из рис. 7, информацию приемный регистр фиксирует по минусовым перепадам тактовых импульсов. ƒлительность импульсов разрешени€ перезаписывани€ (на выводе 7) - не менее 50 нс. ƒлительность фронта и спада управл€ющих сигналов (на выводах 7, 8 и 10) - не более 20 нс.

ќсновна€ типова€ схема включени€ микросхемы представлена на рис. 8. «десь активный ‘Ќ„ собран на базе встроенного n-канального полевого транзистора. ‘Ќ„ питаетс€ от отдельного источника напр€жением 10...12 ¬.

ѕо требовани€м к монтажу, рекомендаци€м по построению и настройке синтезатора микросхемы  ‘1015ѕЋ4ј- ‘1015ѕЋ4¬ не отличаютс€ от опубликованных ранее приборов этой серии.

ѕри работе синтезатора в средней части рабочего частотного интервала дл€ уменьшени€ потребл€емого тока и одновременного увеличени€ чувствительности микросхемы по ¬„ входу (вывод 5) можно уменьшить напр€жение питани€. Ёто иллюстрируют два практических примера работы микросхемы  ‘1015ѕЋ4¬ в экономичном режиме при услови€х: fобр = 10 ћ√ц; Nобр = 400; N√”Ќ = 992.

1. ѕри работе на входной частоте fвх = 300 ћ√ц достаточно Uпит = 3 ¬. Ќоминальное эффективное напр€жение на выводе 5 Uвх = 0,35 ¬. “ок, потребл€емый всей микросхемой, не превышает 3 мј.

2. ¬ходна€ частота fвх - 160 ћ√ц; при этом напр€жение питани€ может быть еще меньше - Uпит = 2,5 ¬. ѕри этом Uвх = 0,15 ¬, а потребл€емый ток - 1,7 мј.

≈сли необходимо проконтролировать введенные коэффициенты делени€, между плюсовым проводом питани€ и выводами 6 и 13 включают по нагрузочному резистору сопротивлением 1 кќм. ƒл€ контрол€ используют частотомер, имеющий возможность измер€ть отношение значений частоты („3-54 или „3-64).

Ќа вход ј частотомера подают входной ¬„ сигнал с вывода 5 микросхемы, а на вход Ѕ - сигнал с контрольного выхода N√”Ќ (см. рис. 8) и на табло прибора прочитывают введенный коэффициент. “аким же образом измер€ют и коэффициент делени€ Nобр.

—игналы на контрольных выходах представл€ют собой последовательности коротких остроконечных импульсов низкого уровн€ с крутым фронтом. ƒлительность этих импульсов дл€ N√”Ќ равна 32“¬„ дл€ предделител€ на 31 или 32 и 8“¬„ дл€ предделител€ на 7 или 8, где “¬„ - период ¬„ сигнала на выводе 5 микросхемы. ƒлительность импульсов дл€ Nобр равна периоду образцовой частоты.

¬ывод 7 микросхемы через внутренний резистор сопротивлением 1...1,5 ћќм соединен с общим выводом 1. Ёто позвол€ет увеличить помехоустойчивость входа “, т. е. защитить приемный регистр от ложного перезаписывани€.

 ак уже было указано, микросхемы  ‘1015ѕЋ4ј- ‘1015ѕЋ4¬ имеют два дополнительных цифровых выхода частотно-фазового детектора (выводы 2 и 16). ѕри частоте импульсов на выходе программируемого делител€ тракта √”Ќ, большей, чем на выходе программируемого делител€ образцового тракта, на выводе 16 действует Ў»ћ последовательность импульсов, а на выводе 2 - посто€нное напр€жение высокого уровн€. ѕри обратном соотношении значений частоты на выходе программируемых делителей сигналы на указанных выводах мен€ютс€ местами.

Ёто позвол€ет эффективно примен€ть ‘Ќ„ на операционном усилителе, без затруднений обеспечива€ требуемый уровень напр€жени€ на варикапах √”Ќа. ѕример схемы включени€ микросхемы серии  ‘1015ѕЋ4 с ‘Ќ„ на ќ” изображен на рис. 9. ќ”, кроме того, увеличивает скорость реакции кольца ‘јѕ„ из-за того, что мощный выход ќ” в состо€нии более быстро перезар€жать конденсаторы цепи управлени€.





ѕоделитьс€ с друзь€ми:


ƒата добавлени€: 2015-09-20; ћы поможем в написании ваших работ!; просмотров: 1184 | Ќарушение авторских прав


ѕоиск на сайте:

Ћучшие изречени€:

—вобода ничего не стоит, если она не включает в себ€ свободу ошибатьс€. © ћахатма √анди
==> читать все изречени€...

545 - | 486 -


© 2015-2023 lektsii.org -  онтакты - ѕоследнее добавление

√ен: 0.014 с.