Лекции.Орг


Поиск:




Колледж ИМ. Демен- по курсу Архитектура ЭВМ Зам. Директора по УР. Тьева 2012 и вычислительных систем




ТЬЕВА 2012 и вычислительных систем

Руководитель ПК

       
   


1. Классификация ЭВМ по физическому представлению обра-

ботки информации.

а. Назначение и вид обрабатываемой информации.

2. Типы вычислительных систем.

а. пркимущкства и недостатки различных типов вычислительных

систем.

 

3. Составить схему, по которой может идти информацион -

ный поток ЭВМ, иссползуя блоки: магистраль, внутренняя

память, процессор, видио-контроллер,контроллер ввод-вывода,

ЦАП, графическое устройства вывода,

 

Преподаватель: З.А. Данилова

 
 

 


ГБОУ СПО «Казанский авиационно-технический колледж

им. В.П. Дементьева»

 

ОДОБРЕНО Составлена в соответствии с

Предметной цикловой комиссией Государственным требваниями к

------------------------------------------- минимуму содержания к уровню

Протокол подготовки выпускника по специальности

№ --------------------------------------- --------------------------------------------------

от «-------»----------- 20------------г --------------------------------------------------

Председатель --------------------------------------------------

------------------------------------------ Заместитель директора

------------------------------------------ по учебной работе

--------------------------------------------------

---------------------------------------------------

 

ПЕРЕЧЕНЬ ВОПРОСОВ ЭКЗАМЕНАЦИОННЫХ БИЛЕТОВ

По дисциплине «Архитектура ЭВМ и вычислительной техники»

Курс 3

Для специальности 230106 «Техническое обслуживание срелств

вычислительной техники и компъютерных сетей»

-------------------------------------------------------------------------------------

Преподаватель --------------------------------------------- Данилова З.А.

 

 

2012/2013 учебный год

 

1. Цель и задачи дисциплины.

а. Связь с другими дисциплинами.

б. Основные понятия дисциплины.

в. Этапы развития вычислительной техники.

2. Роль и место знаний по дисциплине в сфере профессиональной

деятельности:

а. История развития ЭВМ.

б. Поколения ЭВМ.

3. Классификация ЭВМ по физическому представлению обра-

ботки информации.

а. Назначение и вид обрабатываемой информации.

4. Классификация ЭВМ по сфере применения и методам использования.

5. Понятия ЭВМ. Основные характеристики ЭВМ.

а. Технические и эсплутационные;

б. состав функциональных модулей;

в. Состав программного обеспечения ЭВМ.

6.Понятие информации. Виды информации.

а. Системы сисления;

б. Правила перевода из одной системы в другую;

в. применение систем счисления в ЭВМ.

7. Определение, классификация информации.

а. Кодирование числовой, символьной, графической, звуковой и

видио-информации.

б. Квантование во времени и по амплитуде.

в. сжатие изображения.

8. Базовые логические операции.

а. Минимизация логических функций с использованием карты

Карно.

9. Принцип работы основных логических блоков вычислительных

. свистем. Триггеры. Определение. Применение в системах ЭВМ.

Классификация триггера по способу переключения и функциональному назначению.

10. Схемы логических элементов ЭВМ и их классификация.

Сумматоры.

а Назначение, классияфикация.

б. Принцип работы многоразрядных сумматоров параллель-

наого и последовательного типа.

11. Понятие архитектуры и структуры ЭВМ.

а. Класические типы архитектуры.

12. Понятие архитектуры и структуры ЭВМ.

Классические типы архитектуры.

13. Основы построения ЭВМ.

Принципы (архитектура) фон Неймана:

а. Принцип программного управления;

б. Принцип однородности памяти;

в. Принцип адресации.

14. Структурная схема ЭВМ 1и 11 поколения.

а. Принцип построения.

15. Структурная схема ЭВМ 111 поколения

а. Назначение.

б. Принцип построения.

16. Структурная схема ЭВМ 1V поколения

а. Назначение.

б. Принцип построения.

17. Центральный процессор.

а. Назначение.

б. Состав и структурная схема.

18. Центральный процессор. Регистры процессора:

а. Назначение регистров процессора;

б. Типы регистров процессора.

19. Арифметическое логическое устройство.

а. Назначеник;

б. Классификация.

 

20. Арифметическое логическое устройство.

а. Назначение.

б. Стрктурная схема многофункцонального АЛУ.

в. Принцип работы.

21. Арифметическое логическое устройство.

а. Классификация

б. Назначение и построение.

22. Устройство управления

а. Назначение;

б. классификация.

 

23. цикл работы процессора. Классификация команд.

а. Цикл команды;

б. Машинный цикл команды;

в. такты.

 

24. Классификация команд.

а. Типы машинных команд ЭВМ.

б. Структуры машинных команд.

 

 

25. Режимы работы процессора.

а. Реальный.

б. Защищеный.

в. Виртуальный.

 

26. Центральный процессор.

Классы процессоров:

а. SISC процессоры.

б. RISC процессоры.

 

27. Центральный процессор.

Классы процессоров:

а. MISC процессоры.

б. VLIW процессоры.

28. Режимы работы микропроцессора.

Назначение каждого режима.

 

29. Режим прерывания программы микропроцессора.

а. Назначение.

б. Последовательность выполнения операции.

 

30. Организаия работы памяти компъютера. Стек и указатель

стека.

а Назначение стека и указателя стека.

б. Особенности организации стека.

 

31. Принцип организации системы прерывания программы.

а. Характеристики системы прерывания.

б. функции системы прерывания.

32. Работа центрального процессора с памятью.

а.Назначение;

б. Классификация по способу фомирования исполнительных

адресов.

33. Общие сведения о запоминающих устройствах.

а. Классификация.

б. Назначение.

34. Назначение классификация запоминающих устройств.

а. Назначение, классификация ОЗУ.

б. Назначение,классификация ПЗУ.

в. назначение и классификация ВЗУ.

35. Назначение памяти в ЭВМ.

а. Иерархическая структура памяти;

б. Классификация.

36. Статическое и динамическое ОЗУ.

а. Назначение.

б. Различие в построении элемента памяти.

37. Понятие статической ОЗУ:

а. Применение;

б. Принцип работы;

в. Разновидности.

 

38. Запоминающие устройства ЭВМ. Понятие кэш-памяти.

а. Иерархаическая организация памяти.

б. Кеш-память L1, L2, L3. Назначение, принцип построения.

 

39. Динамические ОЗУ.

а. Назначение.

б. Принцип построения.

в. Разновидности.

40. Постоянные запоминающие устройства.

а Классификация.

б. Назначение и применение.

41. Понятие интерфейсов. Назначение и классификация.

а. По способу соединения компонентов; б. По способу передачи информации; по принципу обмена информацией; по режиму

передачи информации;

б. По функциональному назначерию: системные: периферийных

устройств; внешние.

42. Внутренние интерфейсы:

а. Назначение.

б. Локальные шины.

43. Внешние интерфейсы: параллельный порт:

Назначение, структура.

44. Внешние интерфейсы последовательного типа.

а. Назначение.

б. Структура.

45. Внешние интерфейсы. USB и IEEE 1394

а. Назначение.

б. Характеристики.

46. Периферийные устройства вычислительной техники.

Общие сведения о периферийных устройствах.

47. Устройство ввода

а. Классификация.

б. Назначение.

48. Устройства вывода.

а. Назначение.

б. Классификация.

49. Периферийное устройство для связи с объектом управлния.

Аналогово-цифровые и цифро-аналоговые преобразователи.

а. Назначение;

б. Принцип построения;

в. Работа.

 

50. Вычислительные системы.

а. Назначение;

б. Область применения.

51. Понятие вычислительных систем. Классы архитектуры

вычислительных систем.

52. Многопроцессорные вычислительные системы.

53. Понятие многопроцессорных вычислительных систем.

Архитектура с параллельными процессорами.

54. Классификация вычислительных систем с параллельной

обработкой данных: SISD-архитектура.

55. Классификация вычилительных систем с параллельной

обработкой данных: MISD архитектура.

 

56. Классифика ция вычислительных систем с параллельной

обработкой данны: SIMD архитектура.

 

57. Классификация вычислительных систем с параллельной

обработкой данных: MIMD архитектура.

 

58. Типы вычислительных систем.

а. пркимущкства и недостатки различных типов вычислительных

систем.

 

ПЕРЕЧЕНЬ ЗАДАЧ ЭКЗАМЕНАЦИОННЫХ БИЛЕТОВ

 

1. Разработать структурную схему микропроцессорной системы, используя

блоки: процессор, ОЗУ, ПЗУ, устройство ввода, интерфейс, шину адреса,

шину данных, шину управления.

 

2. Разработать структурную схему обмена информации, используя блоки:

центральный процессор, ОЗУ, кэш-память.

 

3. Разработать структурную схему микропроцессорной системы,

используя блоки: ОЗУ, вычислительная общая шина, клавиа -

тура, интерфейс, ЦАП, графическое устройство вывода.

 

4. Построить логическую схему устройства представленного в

виде алгебраического выражения

Y=(X1^ X2^ X3) (X2 ^X3)

5. Построить временную диаграмму выходных сигналов дешифратора.

 

6. Построить логическую схему устройства предтавленного алгебраическим

выражением:

Y=(X0^A0^A1) + (X1^A0^A1) + (X2^A0^A1) + (X3^A0^A1)

 

7. Записать константу 46 в регистр С, а затем переслать в

ячейку памяти по адресу 083Е. Рассмотреть цикл команды

непосредственного метода адрессации.

 

8. Определить, какое количество линий связи потребуется для

передчи в ОЗУ адреса: 14Д(16),

а. в параллельном коде;

б. в последовательном коде.

 

9. Разработать схему микропроцессорной системы при увелич -

ении объёма памяти ОЗУ с 1024 х4 на 4096х8, используя

процессор, ОЗУ, шины адреса, шины данных, шины управ -

ления.

 

10. Разработать структурную схему микропоцессорной сисемы

с использованием блоков: процессор, систему памяти, систему

ввода-вывода, шину адреса, шину данных, шину управления.

 

11. Записать число 3F, которое находится в ячейке ОЗУ

0836 в аккумулятор. Рассмотреть цикл команды.

 

12. Произвести сложение двух чисел (операндов) 36 и 56.

один операнд находится в регистре С.Указать последователь-

ность выполнения процессором данной операции.

 

13.Разработать структурную схему микропроцессорной системы,

используя блоки: процессор, ОЗУ, контроллер, внешний нако-

питель, устройство вывода информации, магистраль.

 

14. Определить, какое количество линий связи потребуется для

передачи в ОЗУ адреса А(16), в параллельном и последова -

тельном кодах.

 

 

15. В регистр D записать число 85(16).Переслать в ячейку памяти

По адресу 0807(16). Указать последовательность выполнения

процессором операции записи операнда в ОЗУ.

 

16. Составить схему, по которой могут идти информационные

потоки ЭВМ: внутренняя память, магистраль, клавиатура,

аудио-контроллер, контроллер клавиатуры,

 

17. Составить схему, по которой могут идти информационные

потоки: аудио-контроллер, процессор, медиапроектор, видио-

контроллер, процессор,магистраль, внутренняя память.

 

18. Из аккумулятора число 85(16) переслать в ячейку основной

памяти 0847. Рассмотреть последовательность выполнения

процессором команды непосредственного метода адресации.

 

19. Число 86(16) из регистра С переслать в ячейку памяти

По адресу 083С(16). Рассмотреть процедуру выполнения

процессором команды загрузки операнда в ОЗУ.

 

20. Составить схему по которой могут идти информационные

потоки ЭВМ: процессор, аудио-контроллер, аудиоколонки,

медиопроектор, магистраль, внутренняя память.

 

21. Записать число 3Е(16) в ячейку памяти с адресом 0806(16),

используя косвено-регистровый метод адресации. Рассмотреть

последовательность выполнения процессором данной команды.

 

22. Определить, какое количество линий потребуется для пере-

дачи в ОЗУ адреса АВ(16) в последовательном и парал -

лельном кодах.

 

23. Составить схему, по которой может идти информацион -

ный поток ЭВМ, иссползуя блоки: магистраль, внутренняя

память, процессор, контроллер ввод-вывода, ЦАП,

графическое устройства вывода,

 

24. Составить схему, по которой может идти информацион -

ный поток ЭВМ, иссползуя блоки: клавиатура, магистраль,

внутренняя память, процессор, контроллер ввод-вывода, ЦАП,

графическое устройства вывода, контроллер клавиатуры.

 

25. Составить схему, по которой может идти информацион -

ный поток ЭВМ, иссползуя блоки: магистраль, внутренняя

память, процессор, контроллер ввод-вывода, ЦАП, графическое

устройства вывода,

 

26. Составить схему, по которой может идти информацион -

ный поток ЭВМ, иссползуя блоки: магистраль, внутренняя

память, процессор, видио-контроллер,контроллер ввод-вывода,

ЦАП, графическое устройства вывода,

 

27. Составить схему, по которой может идти информацион -

ный поток ЭВМ (архитектура фон Неймона), иссползуя блоки:

магистраль, внутрення память, устройство управления, АЛУ,

контроллер ввод-вывода, устройство ввода, устройство

вывода,

 

28. Составить схему, по которой может идти информацион -

ный поток ЭВМ, иссползуя блоки: магистраль, внутренняя

память, процессор, клавиатура, контроллер ввод-вывода, ЦАП, графическое устройства вывода, контроллер клавиатуры.

 

 





Поделиться с друзьями:


Дата добавления: 2016-09-06; Мы поможем в написании ваших работ!; просмотров: 417 | Нарушение авторских прав


Поиск на сайте:

Лучшие изречения:

Свобода ничего не стоит, если она не включает в себя свободу ошибаться. © Махатма Ганди
==> читать все изречения...

1300 - | 1214 -


© 2015-2024 lektsii.org - Контакты - Последнее добавление

Ген: 0.011 с.